ram¿¡ ´ëÇÑ Áú¹®ÀÔ´Ï´Ù.

   Á¶È¸ 6267   Ãßõ 0    

1. Á¦°¡ pc3200 °ÔÀÏ¸Þ¸ð¸®¿Í »ï¼º¸Þ¸ð¸® 512mb 2°³¾¿À» °¡Áö°í ÀÖ½À´Ï´Ù.
  ±×·¡¼­ Ææ4 2.4c ½Ã½ºÅÛ¿¡ ²È¾Ò´Âµ¥ latency¶ó°í Çϳª¿ä.
  °ÔÀÏ¿¡´Â 2.5-6-3-3 (2.5-3-3-6ÀÌ´ø°¡..) ¶ó°í µÇ¾î ÀÖ°í
  »ï¼º·¥¿¡´Â ±×³É cl3À̶ó°í¸¸ µÇ¾î ÀÖ½À´Ï´Ù.
  ·¥¹ðÅ©´Â 4°³À̱⿡ °ÔÀÏ-»ï¼º-°ÔÀÏ-»ï¼º ÀÌ·¸°Ô ²È¾Æ¾ß
  dual channel·Î ÀνÄÇÏ´õ±º¿ä.
  ÀÌ·± °æ¿ì cmos setup¿¡¼­ dram timing ÀÌ ÀÖ´øµ¥ ±×³É by spd·Î ³öµÎ¾î¾ß ÇÏ´ÂÁö
  ¾Æ´Ï¸é ¼öµ¿À¸·Î ¸ÂÃâ·Á¸é ¾î¶² ¼öÄ¡·Î ÇØ¾ßÇÏ´ÂÁö¿ä.
  Ç׸ñÀÌ ÀÌ·¸°Ô ÀÖ½À´Ï´Ù.
  CAS# Latency              2.5 Clocks 
  RAS# Precharge              3 Clocks
  RAS# to CAS# Delay          3 Clocks
  Precharge Delay              6 Clocks
  Burst Length                8

2. dual channel, liner mode¶ó°í ºÎÆÃ½Ã ¶ß´øµ¥ liner mode °¡ ¹«½¼ ¶æÀΰ¡¿ä?
  Á¦´ë·Î µÈ ¸Þ¼¼ÁöÀΰ¡¿ä?
ªÀº±Û Àϼö·Ï ½ÅÁßÇϰÔ.
¼º´ÉÇâ»óÀ» À§ÇØ Å¸À̹ÖÀÌ ´À¸°ÂÊÀ» ¿À¹öŬ·°ÇÏ¿© ºü¸¥ ÂÊ¿¡ ¸ÂÃç¼­ »ç¿ëÇÒ¼öµµ ÀÖ°í,
¾ÈÁ¤¼ºÀ» º¸Àå¹Þ±â À§ÇØ ºü¸¥ÂÊÀ» ´À¸°ÂÊÀ¸·Î ³·Ãç¼­ »ç¿ëÇÒ ¼öµµ ÀÖ½À´Ï´Ù¸¸,
°¡Àå ÁÁÀº °ÍÀº ¿ª½Ã °°Àº ŸÀ̹ÖÀÇ ¸Þ¸ð¸®¸¦ »ç¿ëÇÏ´Â °ÍÀ̰í,
ÇöÀç·Î½á´Â, ÀÚµ¿À¸·Î ÀâÈù »óÅ·Π±×³É µÎ½Ã¸é ¾çÂÊ Å¸À̹ÖÀÇ ¸Þ¸ð¸®¸¦ µ¿½Ã¿¡ »ç¿ëÇÒ ¶§
µ¥ÀÌÅÍ Ã³¸®°¡ ´ÊÀºÂÊÀ¸·Î µ¿±âÈ­ µÇ´Â °Í ó·³ ÀÛµ¿ÇÏ´Â »óȲÀÌ ´õ ¸¹À» °ÍÀÔ´Ï´Ù.

Linear Mode(¿ÀŸ°¡ ÀÖÀ¸½Åµí ^^)¿¡ ´ëÇØ¼­´Â ¾Æ·¡ ¹®¼­ÀÇ 2.3.1 Ç׸ñÀ» ÀÐ¾î º¸½Ê½Ã¿À.
ftp://download.intel.com/design/chipsets/applnots/25303601.pdf
±×¸²ÀÌ ÀÖ¾î¾ß ¼³¸íÀÌ ¸íÈ®ÇØ¼­ ¸»·Î´Â ¼³¸íÀÌ ¾î·Æ³×¿ä. ^^


QnA
Á¦¸ñPage 4228/5750
2015-12   1884409   ¹é¸Þ°¡
2014-05   5370503   Á¤ÀºÁØ1
2018-12   7148   ¹Ý¼º¸¸
2004-08   7148   ÃÖ¿¬½Â
2004-10   7148   ÇϽÂÇù
2007-01   7148   À±È£¿ë
2018-02   7148   ĵÀ§µå
2004-09   7148   ÀÌÇÐÇö
2004-11   7148   ¾È¿µÁØ
2004-11   7149   À̽ÂÇö
2004-10   7149   ±è°Ç¿ì
2004-09   7149   ±èÇüÇÊ
2016-07   7149   s±èÁ¾È­z
2018-10   7149   ºÎ»êÃʺ¸
2014-12   7149   Á¶È¿±Ù
2016-03   7149   ¹Ì¼ö¸Ç
2007-11   7149   ³ª¿íÁø
2013-10   7150   ¹è°íÇÁ°í°¡¡¦
2005-01   7150   ÀÓÁ¾È­
2010-07   7150   ÃÖ¸ð¾¾
2015-05   7150   ¸¸°õÀÌ
2005-01   7150   À̵¿½Ä